D Flip-Flop ir informācijas atmiņas ierīce ar atmiņas funkciju un diviem stabiliem stāvokļiem 1 bitu bināro datu saglabāšanai.Tā ir visvienkāršākā loģikas vienība, kas veido dažādas laika ķēdes, bet arī svarīga vienības shēma digitālās loģikas shēmās.Tāpēc D flip-flop ir plašs lietojumprogrammu klāsts digitālajās sistēmās un datoros.Flip-Flop ir divi stabili stāvokļi, t.i., 0 un 1. Ar ārēju signālu darbību tas var pāriet no viena stabila stāvokļa uz otru.
D flip-flop (datu flip-flop vai aizkavēšanās flip-flop) sastāv no četriem un nesaturošiem, no kuriem G1 un G2 veido pamata RS flip-flop.Kad galvenā verga flip-flop darbojas līmeņa sprūda režīmā, signālam jābūt ievadam pirms signāla lēciena malas.Ja CP augstā laikā ieejā ir satraucošs signāls, flip-flop stāvoklis var būt kļūdains.Tomēr malu izraisītāji ļauj signālu ievadīt sekundē pirms CP sprūda pulksteņa malas.Tas ievērojami samazina laiku, lai traucētu ievadi, tādējādi samazinot iejaukšanās iespēju.Edge D flip-flop ir pazīstams arī kā ilgstoša bloķējoša mala D flip-flop.Edge D flip-flop var izgatavot, savienojot divus D flip-flops virknē, bet pirmā D flip-flop CP ir jāapgriež, izmantojot nesaturošu.
74LS74 ir dubultā d flip-flop mikroshēma, ko ražo Fairchild Semiconductor.To var izmantot kā oscilatoru, reģistru, maiņu reģistru un frekvences nodaļas skaitītāju.Tam ir zema jaudas patēriņa, augsta trokšņa noraidīšanas koeficienta un plaša darba sprieguma diapazona raksturlielumi, padarot to plaši izmantotu digitālās shēmas projektēšanā.Katrā ierīcē ir divi identiski, neatkarīgi malu sprūda ķēdes bloki.
• CD74ACT74
• HEF40312B
• MC74F74
• SN74ALS74
• 74HCT74
• 74LVC2G80
74LS74 ir 16 tapas, un to vārdi un funkcijas ir šādas.
1. tapa (1CLR (josla)): atiestata flip flop, notīrot tā atmiņu
2. tapa (1d): flip flop ieejas tapa
3. tapa (1CLK): šīm tapām jābūt ar pulksteņa impulsu flip flop.
4. tapa (1pre (josla)): vēl viena ieejas tapa flip flopam
5. tapa (1q): flip flop izejas tapa
6. tapa (1q '(josla)): apgriezta flip flop izejas tapa
7. tapa (VSS): savienots ar sistēmas zemi
8. tapa (2q '(josla)): apgriezta flip flop izejas tapa
9. tapa (2q): flip flop izejas tapa
10. tapa (2pre (josla)): vēl viena ieejas tapa flip flopam
11. tapa (2CLK): šīm tapām jābūt ar pulksteņa impulsu flip flop.
12. tapa (2d): flip flop ieejas tapa
13. tapa (2Clr (josla)): atiestata flip flop, notīrot tā atmiņu
14. tapa (VDD/VCC): darbina IC parasti ar 5V
• Aktivizācijas process ir vienkāršs, un tā reakcijas ātrums ir ātrs.
• Tas pieņem divkāršu D flip-flop IC pakotnes konfigurāciju.
• Moduļa minimālā augsta līmeņa ieejas sprieguma vērtība ir divi volti.
?
74LS74 flip-flop ir aprīkots ar pāris D flip-flops, katrs ar diviem ieejas spailēm (D un pulkstenis) un diviem izejas spailēm (Q un /Q).Šie D flip-flops darbojas ar pozitīvu malu sprūdu, kas nozīmē, ka dati tiek atsvaidzināti pulksteņa signāla pieaugošās malas laikā.
Kad pienāk pulksteņa pieaugošā mala, ieejas signāla D vērtība tiks saglabāta D flip-flop vārtu līmeņa pārraides vārtu iekšpusē.Kad pienāk pulksteņa pieaugošā mala, vērtība, kas saglabāta D flip-flop iekšpusē, tiks atjaunināta pēc flip-flop veida, un atjauninātā vērtība tiks izvadīta caur izvades spailēm q un /q.
Zemāk redzamais attēls ir SN74LS74AN tehniskie parametri.
• Bloķēšanas ierīce
• Pulksteņa dalītājs
• Snubber shēma
• pulsa ģenerators
• Shift Register ierīce
• Aizķeršanās mehānisms
• FSK modulācijas shēma
Iepriekš redzamais attēls ir tālvadības pults, kas sastāv no 74LS74.Šīs ķēdes barošanas avots izmanto kondensatora atkāpšanos uz leju pusviļņu taisngrieža ķēdi.Drošībai jāpievērš uzmanība, veidojot šo dizainu.Parasti, tā kā shēmas platei ir 220 V tīkla jauda, mums jānodrošina pareiza darbība.Mēs pievienojam sadzīves ierīces barošanas spraudni, kas nepieciešama tālvadības pults Power kontaktligzdas CZ, un tad mēs to varam sākt lietot.Katrai tālvadības pults raidītāja atslēgai ir unikāls pārraides kods, kā rezultātā tiek izmantots atšķirīgs efekts, izmantojot katru atslēgu.Turklāt vadību ietekmēs arī pogas tehnika un darbības metode.
7474 ir malu izraisīta ierīce.Q izeja mainīsies tikai uz ieejas sprūda impulsa malas.Simbola mazais trīsstūris uz pulksteņa (CP) ieeja norāda, ka ierīce ir pozitīva, kas izraisa malu.
IC 74LS74 ir dubultā D tipa malu izraisītā flip flops kategorija, kas sastāv no skaidriem iepriekš iestatītiem un papildinošiem izejas spailēm.Tam ir iespēja saglabāt datus bināru skaitļu veidā, un tam ir arī funkcijas, kuras saglabātie dati var mainīt, kad nepieciešams.
Flip-flop darbība ir vienkārša.Straigājiet IC, izmantojot VCC un GND tapas.Kā minēts iepriekš, katrs flip-flop funkcijas darbojas neatkarīgi.Pievienojiet ieejas signālus ar 2. un 3. tapu, lai iesaistītu pirmo flip-flop, un izeja atspoguļojas 5. un 6. tapā.
Trijstūris norāda, ka pulksteņa signāls ir malas izraisīts signāls.Aplis norāda, ka signāls ir zems (ti, apgriezts).74LS74 ir pozitīva malas sprūda pulkstenis (no zema līdz augstu).
D flip-flop atspoguļo D-Intut vērtību noteiktā pulksteņa cikla daļā (piemēram, pulksteņa pieaugošā mala).Šī uztvertā vērtība kļūst par Q izvadi.Citreiz izvade Q nemainās.D flip-flop var uzskatīt par atmiņas šūnu, nulles kārtas turēšanu vai aizkavēšanās līniju.
2024-07-22
2024-07-22
E-pasts: Info@ariat-tech.comHK TEL: +00 852-30501966PIEVIENOT: Rm 2703 27F Ho King Comm Center 2-16,
Fa Yuen St MongKok Kowloon, Honkonga.